ABSTRAKSI: Serangan dan gangguan jantung merupakan penyebab kematian nomor satu di dunia. Dalam menanggulangi terjadinya serangan serta gangguan pada jantung, maka monitoring terhadap kondisi jantung sangatlah penting. ECG merupkan sinyal hasil aktivitas kelistrikan jantung yang dapat memberikan informasi kondisi fisik dari pasien dan dapat mengindikasikan sebuah penyakit. Suatu sinyal ECG memiliki komponen utama berupa kompleks QRS. Sehingga pendeteksian nilai kompleks QRS memegang peranan yang sangat penting pada sistem pengolahan sinyal ECG. Salah satu metode yang menjadi referensi untuk perhitungan sebuah kompleks QRS secara real time adalah dengan metode Pan- Tompkins.
Tujuan penelitian ini adalah untuk membuat sebuah hardware yang diimplementasikan untuk menghitung nilai dari QRS kompleks. Hardware yang akan direalisasikan mengambil masukan berupa sinyal ECG realtime yang telah mengalami konversi menjadi sinyal digital melalui perangkat Analog to Digital Converter (ADC). Operasi pada sinyal digital keluaran ADC adalah penghitungan nilai kompleks QRS dengan bantuan FPGA yang akan menjalankan sistem sesuai dengan metode Pan-Tompkins. Penggunaan FPGA digunakan karena perangkatnya yang relatif lebih murah dan mudah untuk dimodifikasi dibandingkan dengan perangkat yang biasa digunakan saat ini.
Pada metode yang akan digunakan ini sinyal kompleks ECG akan mengalami beberapa blok pengolahan, yaitu blok B andpass filter , blok Differensiasi, blok Squaring Operation (pengkuadratan), blok integrasi, blok terakhir yaitu Thresholding. Blok-blok tersebut diimplementasikan pada perangkat FPGA sebagai sistem operasi perhitungan yang terdiri dari blok logika adder, resister, address loader, register, memory serta control unit. Hasil implementasi sistem ini didapatkan perangkat pendeteksi kompleks QRS dengan tingkat ketepatan sebesar 92% dengan total waktu pemprosesan sebesar 245 ns untuk clock 2 ms. Kata kunci: Electrocardiograf, Pan-Tompkins, QRS kompleks, ADC, FPGAKata Kunci : Electrocardiograf, Pan-Tompkins, QRS kompleks, ADC, FPGAABSTRACT: Heart attack is number one cause of human dead in the world. In purpose of controlling the number of death caused by heart attack monitoring the condition of heart is very important. ECG is an interpretation of the electrical activity of the heart over time captured and externally recorded that can detect the condition of heart and trouble on it. An ECG signal has QRS complex as it main component. So, detecting the value of QRS complex is very important in the way get the information of heart conditions. Pan-Tompkins method is the most wide common use in hardware implementation of QRS complex detector.
This research’s goal is to implement the hardware that can be use in detecting the value of QRS complex. The future implemented hardware will be supplied by ECG signal that has been converted to digital signal before by an Analog to Digital Converter (ADC). Operation to ADC output signal will be handled by programmed FPGA that run the operating as the Pan-Tompkins method. This research implement in FPGA due to its flexibility in programmed and also the price is relative cheaper than other hardwares that commonly use nowadays.
In Pan-Tompkins method the implemented system will be consist by several block, they are band pass filter block, derivation block, squaring operation block, integration block and decision block. The blocks will be implemented on FPGA as calculating operation blocks system that consists of adder, resister, address loader, memory and also control unit.
As the result, this project successfully produces QRS detection system with 92% accuracy ang 245 ms processing time delay within clock of 5 ms.Keyword: Electrocardiograph, Pan-Tompkins, complex QRS, ADC, FPGA