PERANCANGAN DAN REALISASI DEMAPPER 16-QAM PADA SISTEM DVB-C MENGGUNAKAN FPGA

RIZKI DWI UTAMI

Informasi Dasar

111108089
621.382 2
Karya Ilmiah - Skripsi (S1) - Reference

ABSTRAKSI: Kebutuhan bandwidth, daya dan kompleksitas menjadi pertimbangan penting dalam perancangan suatu sistem telekomunikasi, termasuk dalam pemilihan jenis modulasi. Modulasi merupakan proses yang berada pada bagian pengirim sedangkan demodulasi berada pada sistem penerima.16-QAM menjadi pilihan karena memliki bandwidth, daya dan peluang error yang lebih kecil tetapi kompleksitasnya lebih sederhana jika dibandingkan dengan jenis modulasi lain. Dari sisi digital, bagian Mapper dan Demappermemiliki peranan penting dalam proses modulasi dan demodulasi, yaitu dalam hal pemetaan simbol.

Pada Tugas Akhir ini dilakukan perancanganDemapperjenis fixed pointuntuk Demodulator 16-QAM pada sistem DVB-C (Digital Video Broadcasting- Cable). Karenaketentuan DVB-C yang menggunakan Gray Code terotasi, maka ada beberapa penyesuaian yang dilakukan dari sisi perancangan, yang sedikit berbeda dibandingkan dengan Demapper pada sistem komunikasi secara umum. Untuk komunikasi umum, proses mapping dan demapping dilakukan di setiap lengan Inphase dan Quadraturesecara terpisah, tetapi pada DVB-C, proses tersebut dilakukan pada satu blok yang sama.

Penggunaan empat bit sample dari keseluruhan 32 bit yang ada pada lengan Inphase dan Quadraturemembuat Demapper ini masih dapat mendeteksi simbol jika terjadi kesalahan (error) selain pada empat bit sample tersebut.Sistem ini direalisasikan pada FPGA board Virtex-4 XC4VLX25 SF363 menggunakan VHDL (Very High Speed IC Hard Description Language).Resource sistem yang diperlukan pada Demapper yang dirancang masih mencukupikapasitas perangkat yaitu 1% Slice Flip Flop, 1% 4 input LUTs, 1% Occupatied Slice, 14% Bonded IOBs, 3% BUFG/BUFGCTRLs.Delay sistem sebesar 21.005 ns dengan bit rate 1 sesuai input pada bagian pengirim, yaitu 1 Mbps untuk keluaran paralel dan 0,25 Mbps untuk keluaran data serial.Kata Kunci : 16-QAM, Demodulator, Demapper,DVB-C, FPGAABSTRACT: Bandwith reqruitment, power and complexity is an importan aspect for planing telecomunication system device.In transmitter systerm there is Modulator, and in receiver system there is Demodulator. 16-QAM has low bandwidth parameter dan low error probablity, but the complexity is more simple then other modulation. Where Modulator there is in transmitter and Demodulatorin receiver system. In digital device, Demapper is the keys for QAM modulation system for symbol mapping.

In this final project, Demapper fixed point has been realize for 16-QAM in DVB-C (Digital Video Broadcasting-Cable). Because DVB-C system used rotated Gray Code, design process and diagram has a little different with conventional Demapper.For DVB-C system, maping and demapping process between Inphase and Quadrature do in one block system. This is defferent with conventional communication system, where mapping and demapping process between Inphase and Quadrature do in different block system.

Using four bits sample from entire 32 bits Inphase and Quadrature makes Demapper can detect symbol event there are error bits except 4 bits sample. The Demapper was realized in FPGA board Virtex-4 XCVLX25 with VHDL (VHSIC Hard Description Language). With a serial output, this system need resource that coverage with FPGA resource, 1% Slice Flip Flop, 1% 4 input LUTs, 1% Occupatied Slice, 14% Bonded IOBs, 3% BUFG/BUFGCTRLs.Delay system 21.005 ns and bit rate 1 Mbps for parallel output and 0,25 Mbps for serial output.Keyword: 16-QAM, Demodulator, Demapper,DVB-C, FPGA

Subjek

Pengolahan Sinyal Informasi
 

Katalog

PERANCANGAN DAN REALISASI DEMAPPER 16-QAM PADA SISTEM DVB-C MENGGUNAKAN FPGA
 
 
Indonesia

Sirkulasi

Rp. 0
Rp. 0
Tidak

Pengarang

RIZKI DWI UTAMI
Perorangan
Rina Pudji Astuti, Denny Darlis
 

Penerbit

Universitas Telkom
Bandung
2013

Koleksi

Kompetensi

 

Download / Flippingbook

 

Ulasan

Belum ada ulasan yang diberikan
anda harus sign-in untuk memberikan ulasan ke katalog ini