PENGUJIAN DAN VERIFIKASI DESAIN PENERIMA FM DIGITAL PADA FPGA

RAHMAT SOPIAN

Informasi Dasar

84 kali
611091013
005.1
Karya Ilmiah - TA (D3) - Reference

ABSTRAKSI: FPGA muncul sebagai perangkat memori yang baru, pengembangan dalam perangkat ini masih jarang untuk digunakan sebagai riset perangkat telekomunikasi digital. FPGA dapat membangun memori prosesor dan memori pengendali perangkat eksternal, sehingga FPGA dapat mendukung suatu pengujian desain penerima FM digital. Didalam perangkat FPGA terdapat satu juta gerbang logika, dimana gerbang - gerbang logika tersebut dapat didesain dengan menggunakan bahasa VHDL. Prototype FPGA dapat memberikan suatu modal dasar pengembangan perancangan elektronika telekomunikasi yang berbasis digital.

Untuk mengembangkannya perlu dilakukan suatu pengujian perangkat telekomunikasi yang berbasis digital. Metode pengujian perangkat ini memodifikasi dari IC FM penerima digital yang sudah ada. Prinsip kerja IC FM penerima diimplementasikan kedalam bahasa VHDL yang source-nya sudah ada, tetapi bahan source code tersebut masih terdapat banyak kesalahan algoritma pemograman. Maka dari itu dalam proyek akhir ini dilakukan verifikasi source coding yang sudah ada dan penambahan rancangan perangkat analog agar sinyal frekuensi modulasi dapat disampling dan diterima pada proses pengolahan penerima FM radio pada FPGA berbasis digital.

Dalam pengujian perangkat FPGA ini, semua blok sistem komunikasi pada penerima FM digital dapat diimplementasikan. Tetapi perangkat FPGA ini membutuhkan ADC 8 bit dengan frekuensi sampling minimal 22 MHz. Proyek akhir ini mendesain program PLL digital dan audio codec dengan frekuensi sampling 48KHz. Selanjutnya pengujian ini akan dikembangkan untuk dijadikan sebagai Kit praktikum sistem komunikasi berbasis digital.Kata Kunci : Penerima FM Digital, PLL digital, VHDL, FPGA.ABSTRACT: FPGA is a new generation of memory device, FPGA device is not famous for to be used as research tools for digital telecommunications. FPGA can build the processor memory and external memory device controller, so that the FPGA can support a digital FM receiver design testing. Inside the device there are one million logic gates, in which that logic gates can be designed by using VHDL language. FPGA prototype can provide a basis for the development of capital-based design of digital telecommunication electronics.

To develop FPGA requires an implementation of digital telecommunications equipment based test. This device testing method modifies an existing digital FM receiver ICs. The principle of the circuit is implemented into the VHDL language that has already had source code, but the source code still contains many algorithms programming error. Thus, in this final project, there is a verification of existing source coding and the addition of an analog device design, so the signal modulation frequencies can be sampled and received at FM receiver processing on FPGA-based digital radio.

In these FPGA devices testing, all blocks of communication systems in digital FM receiver can be implemented at FPGA. But FPGA need a device requires 8-bit ADC with a sampling frequency of at least 22 Mhz. The final project designs a program of digital PLL and audio codec with 48 KHz sampling frequency. Further testing will be developed to be the kit of digital- based communication systems practicum.Keyword: Digital FM receiver, PLL digital, VHDL, FPGA.

Subjek

SOFTWARE ENGINEERING
 

Katalog

PENGUJIAN DAN VERIFIKASI DESAIN PENERIMA FM DIGITAL PADA FPGA
 
 
Indonesia

Sirkulasi

Rp. 0
Rp. 0
Tidak

Pengarang

RAHMAT SOPIAN
Perorangan
Iswahyudi Hidayat, Denny Darlis
 

Penerbit

Universitas Telkom
Bandung
2012

Koleksi

Kompetensi

 

Download / Flippingbook

 

Ulasan

Belum ada ulasan yang diberikan
anda harus sign-in untuk memberikan ulasan ke katalog ini